논문
논문 기본정보
Current Modulator를 이용하여 유효커패시턴스를 크게 하는 위상고정루프
기관명 | NDSL |
---|---|
저널명 | Journal of the Institute of Electronics and Information Engineers = 전자공학회논문지 |
ISSN | 2287-5026,2288-159x |
ISBN |
논문 개요
저자(한글) | 김혜진,최영식 |
---|---|
저자(영문) | |
소속기관 | |
소속기관(영문) | |
출판인 | |
간행물 번호 | |
빌행연도 | 2016-01-01 |
초록 | 본 논문에서는 Current Modulator를 이용하여 루프 필터 커패시턴스 유효 용량을 배가 시켜 칩 크기를 줄일 수 있는 위상 고정루프를 제안하였다. 제안된 위상고정루프에서는 Current Modulator로 루프 필터의 커패시턴스 유효 용량을 배가 시켜 루프 필터 커패시터 크기를 1/10로 줄였다. 제안된 위상고정루프는 1.8V $0.18{ mu}m$ CMOS 공정을 이용하여 설계되었다. 시뮬레이션 결과는 기존 구조와 같은 잡음 특성과 위상고정 시간을 보여주었다. |
원문URL | http://click.ndsl.kr/servlet/OpenAPIDetailView?keyValue=03553784&target=NART&cn=JAKO201613752759727 |
첨부파일 |
추가정보
과학기술표준분류 | |
---|---|
ICT 기술분류 | |
DDC 분류 | |
주제어 (키워드) | Phase locked loop (PLL) Current modulator Effective capacitance |