기업조회

논문

논문

논문 기본정보

PMIC용 512비트 MTP 메모리 IP설계

논문 개요
기관명 NDSL
저널명 한국정보전자통신기술학회논문지 = Journal of Korea institute of information, electronics, and communication technology
ISSN 2005-081x,2288-9302
ISBN

논문 개요

논문저자 및 소속기관 정보
저자(한글) 장지혜,하판봉,김영희
저자(영문)
소속기관
소속기관(영문)
출판인
간행물 번호
빌행연도 2016-01-01
초록 본 논문에서는 back-gate bias 전압인 VNN (Negative Voltage)을 이용하여 5V의 MV (Medium Voltage) 소자만 이용하여 FN (Fowler-Nordheim) tunneling 방식으로 write하는 MTP cell을 사용하여 512비트 MTP IP를 설계하였다. 사용된 MTP cell은 CG(Control Gate) capacitor, TG(Tunnel Gate) transistor와 select transistor로 구성되어 있다. MTP cell size를 줄이기 위해 TG transistor와 select transistor를 위한 PW(P-Well)과 CG capacitor를 위한 PW 2개만 사용하였으며, DNW(Deep N-Well)은 512bit MTP cell array에 하나만 사용하였다. 512비트 MTP IP 설계에서는 BGR을 이용한 voltage regulator에 의해 regulation된 V1V (=1V)의 전압을 이용하여 VPP와 VNN level detector를 설계하므로 PVT variation에 둔감한 ${ pm}8V$ 의 pumping 전압을 공급할 수 있는 VPP와 VNN 발생회로를 제안하였다.
원문URL http://click.ndsl.kr/servlet/OpenAPIDetailView?keyValue=03553784&target=NART&cn=JAKO201611962057436
첨부파일

추가정보

추가정보
과학기술표준분류
ICT 기술분류
DDC 분류
주제어 (키워드) MTP Cell PMIC Multi-Time Programmable Negative Voltage Single Poly EEPROM